本書以Intel的QuartusPrime20。1為開發(fā)平臺,共安排了14個實驗,其中在第2章到第4章通過3個實驗來熟悉基于QuartusPrime和VerilogHDL的數(shù)字電路設計,然后在第5章到第14章中學習數(shù)字電路常用器件和時序邏輯的設計,第15章為數(shù)模和模數(shù)轉換實驗。所有實驗均詳細介紹了實驗內容、實驗原理,并
本書根據(jù)高等職業(yè)教育的特點和要求編寫,采用"項目導向、任務驅動”的模式,設計了6個相對獨立的教學項目:三人表決器電路、數(shù)碼顯示電路、搶答器電路、簡易數(shù)字鐘電路、雙音門鈴電路、數(shù)字電壓表電路等,涵蓋了數(shù)字電子技術的主要內容。每個項目由若干個知識學習和技能訓練任務組成,并配有案例講解微課小視頻,配有一定量的練習題。全書以基
本書系統(tǒng)地介紹數(shù)字電子技術的基本電路、基本原理與方法。貫徹以應用為目的,以必需、夠用為度的高職教學原則,簡化復雜的理論講解,把理論教學和實訓教學有機地結合在一起,通過大量的仿真實例強化學生對數(shù)字電子技術的理解和應用。本書包括數(shù)字電路基礎知識、邏輯門電路、組合邏輯電路、觸發(fā)器、時序邏輯電路、數(shù)模與模數(shù)轉換和半導體存儲器等
內容簡介本書是基于OBE教育理念,按照電子信息類專業(yè)培養(yǎng)目標,采用反向設計的方法而編寫的。本書詳服介紹了數(shù)字邏輯電路的基礎理論和分析、設計方法,并把數(shù)字電路的VHDL語言描述結合其中,詳細介紹了數(shù)字電路系統(tǒng)的設計與仿真方法。此外,書中提供了大量采用Proteus和Quartus軟件進行設計的實驗項目和課程設計項目,以提
全書內容包括概述、數(shù)字邏輯代數(shù)基礎、集成邏輯門電路、組合邏輯電路、出發(fā)、時序邏輯電路、波形的產生與變換、數(shù)/模轉換和模/數(shù)轉換電路、可編程邏輯器件基礎。
圍繞數(shù)字邏輯電路設計這一主題,介紹相關的軟件安裝及使用過程、實驗設備的結構及原理,同時包含一系列數(shù)字邏輯電路設計實驗與講解。全書包括數(shù)字邏輯電路基礎知識、Logisim軟件使用、Verilog語言、FPGA原理與結構、FPGA實驗平臺、FPGA集成開發(fā)環(huán)境、數(shù)字邏輯電路系列實驗等內容。實驗內容設計上,從演示型實驗、驗證
本書作為數(shù)字電子技術課程的教材,在借鑒目前國內外知名高校同類教材的基礎上,將傳統(tǒng)的數(shù)字電子技術和以現(xiàn)代EDA技術為基礎的數(shù)字電子技術相結合,以提高學生的基礎理論知識和創(chuàng)新設計能力為目標,系統(tǒng)完整地介紹數(shù)字電子技術的相關內容,兼顧經(jīng)典數(shù)字邏輯電路的基礎知識和基礎理論,同時借助現(xiàn)代EDA工具和VerilogHDL語言,對傳
本書共8章,內容包括邏輯代數(shù)基礎知識、門電路、組合邏輯電路、觸發(fā)器、時序電路、脈沖波形的產生與整形、數(shù)模與模數(shù)轉換器以及VerilogHDL語言等。附錄為常用集成電路芯片介紹。本書緊密結合課程改革和最新人才培養(yǎng)方案要求,內容編排突出基礎知識的系統(tǒng)性和內容敘述的連貫性,適應少學時課程教學,便于學生自學。本書語言通俗易懂,
本書共分為9章。第1-2章講述數(shù)字電路的基本概念和數(shù)字系統(tǒng)分析與設計的工具———邏輯代數(shù);第3-9章以原理為主線,以器件為基礎,以應用為目標,講述數(shù)字系統(tǒng)和數(shù)模混合系統(tǒng)設計中常用集成電路———門電路、組合邏輯電路、時序邏輯電路、鎖存器與觸發(fā)器、半導體存儲器、脈沖電路,以及A/D和D/A轉換器的功能、原理及應用。為了突出
"本書與前一版相比,基本架構沒有變,仍然分為四個模塊:基礎實驗模塊、自學開放實驗模塊、自主開放實驗模塊和附錄模塊;A實驗模塊主要是實驗教學中的必修實驗。自學開放實驗模塊屬于實驗考試范圍,可以在“虛擬實驗室”完成。自主開放性實驗模塊是較難、較復雜知識點的驗證和多個知識點綜合的設計性實驗,主要起承上啟下的作用,可用于課程